我要投搞

标签云

收藏小站

爱尚经典语录、名言、句子、散文、日志、唯美图片

当前位置:双彩网 > 与非门 >

与非门中不用的输入端如何处理?

归档日期:07-05       文本归类:与非门      文章编辑:爱尚语录

  可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。

  观察真值表可知若有一输入为低电平,输出为高电平,假设 X 为有用输入,Y 为不用的输入端,那么此时若 Y 为低电平,输出不受 X 影响即恒定为高电平,故 Y 应该为高电平。

  同时进一步观察,可发现 Y 为高电平的结果与 X = Y 的结果一致,故如果此时输入端驱动能力强,即可以将无用的输入端接到另一个输入端上。

  此外,对于TTL结构的与非门,输入端为高电平时可以悬空但不能使用大电阻;对于CMOS结构的与非门,不能悬空输入端代替高电平,因此对于与非门不用的输入端最好接高电平。

  门电路中,MOS电路输入引脚不能悬空,TTL电路需要慎重选择大电阻原因如下:

  MOS电路是电压型的器件,CMOS电路的输入端对电压敏感,任何悬空的引脚上的电压将受外界的影响而变成不定态。不用时必须接地或接VCC。TTL电路中是BJT,其正常工作要有一定的电流偏置。输入电流太小则不能提供BJT状态翻转的必要工作条件。

  CMOS输入若悬空,工作中可能会积聚电荷,使得输入管脚电压升高。当改电压升高到一定值(约vcc/2)时,上下管会同时导通,大电流从VCC直接灌入GND,导致器件的损坏,所以很多CMOS器件的输入管脚内都配置成弱上拉/弱下拉。

  COMS电路输入端是场效应管,他的输入阻抗相当大,如果输入开路机会感应很高的电压将管子击穿。TTL电路内部是普通的PN结做的,他的输入阻抗较小,如串大电阻输入信号就不够

  展开全部与非门中不用的输入端最好是接高电平;或非门中不用的输入端接低电平。

  详细点说就是:TTL与非门不用的输入端可以悬空,最好接高电平;CMOS与非门不用的输入端必须接高电平。因为:1、TTL电路中悬空也相当于接高电平;2、CMOS电路输入阻抗很高,悬空的话容易引入干扰。

  不用的门电路的输入端要避免做悬空处理,因为高阻抗的输入端在悬空状态下,很容易受到干扰而产生不必要的功耗和损坏。

本文链接:http://belanovica.com/yufeimen/262.html